1. Prosedur Percobaan [Kembali]
2. Alat dan Bahan [Kembali]
3. Rangkaian Percobaan [Kembali]
Pada Percobaan 1, terjadi empat tipe shift register yaitu kondisi pertama SISO, kondisi kedua SIPO, kondisi ketiga PISO, dan kondisi keempat PIPO. Dimana ketika serial masuk dan keluarnya data akan bergantian satu per satu masuk sesuai detakan clock dari kiri pada output modul de lorenzo sedangkan untuk paralel masuk dan keluarnya data secara serempak. Data yang menjadi outputan adalah dari b3-b6 atau disinilah data yang menjadi MSB dan LSB terdapat.
kondisi 1 = SIO yaitu keadaan input dan output masuk dan keluar secara bergantian satu per satu. ( b3-b6 = 0, b2=b0=1, b1 = x )
kondisi 2 = SIPO yaitu keadaan ketika input masuk satu persatu sedangkan output keluar serentak. ( b3-b6=0, b1= x, b0 = 1, b2 = 0)
Kondisi 3 = PISO yaitu keadaan ketika input masuk secara serentak sedangkan output keluar satu per satu. (b3-b6=x, b1=0, B2=1)
Kondisi 4 = PIPO yaitu keadaan dimana input dan output masuk dan keluar secara serentak
2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke flip-flop bandingkan output yang didapatkan
Jika gerbang AND dihapus dan sumber clock dihubungkan ke flip-flop maka switch yang sebelumnya terhubung ke gerbang tidak berpengaruh lagi dimana jika tidak dihapus gerbang AND dan switch diberi logika 0 maka flip-flop 2, 3, 4 tidak akan menyala sedangkan
Jika AND dihapus dan sumber clock dihubungkan langsung ke flip flop akan menyala semua
7. Link Download [Kembali]
Tidak ada komentar:
Posting Komentar